• 商品
  • 详情
  • 评价
  • 联系
  • 推荐
立即购买 分享好友 商城首页 商城分类 切换频道 秒杀活动 购物车
1/5
TMS320F2812 DSP原理与应用技术-(第2版)图1

TMS320F2812 DSP原理与应用技术-(第2版)

30IP属地 广东
价格 39.80
发货 广东东莞市
数量
-+
库存 100
商品详情

内容简介

本书获得全国电子信息类教材一等奖。本书在介绍DSP芯片特点和应用的基础上,以TI公司C28x系列的TMS320F2812芯片为描述对象,系统地介绍了DSP芯片的基本特点、硬件结构、工作原理、开发环境和使用方法,内容包括CPU内部结构、时钟和系统控制、存储空间及通用I/O接口、中断管理方式、片内外设、寻址方式和指令系统、集成开发环境CCS、DSP系统及相应软件设计等。本书免费提供电子课件、例程源代码等教辅资源。
本书简明易读、概念清晰、例程丰富、实践性强,通过框架式学习方法,使读者建立DSP芯片的主要知识体系;通过概念联系方法,使读者建立基本概念与逻辑概念、物理概念之间的联系,力图让读者能将理论知识应用到实际的DSP系统中,达到开发设计目的。

目录

目 录
第1章 绪论 (1)
1.1 DSP系统及DSP芯片的特点 (1)
1.1.1 DSP技术的发展 (1)
1.1.2 DSP系统的特点 (2)
1.1.3 DSP芯片的基本特点 (2)
1.2 DSP芯片的类别和使用选择 (4)
1.2.1 DSP芯片的分类 (4)
1.2.2 DSP芯片的选择 (5)
1.3 DSP芯片开发应用现状与前景 (6)
1.3.1 DSP芯片开发应用现状 (6)
1.3.2 DSP技术展望 (8)
1.4 TMS320F2812的主要特点 (8)
1.4.1 TMS320X28x系列芯片 (8)
1.4.2 TMS320F281x系列芯片
的主要性能 (10)
1.5 TMS320F2812外部引脚和信号
说明 (13)
1.6 本课程特点和学习方法 (20)
1.6.1 本课程与其他课程的关系 (20)
1.6.2 概念联系学习方法 (21)
1.6.3 框架式学习方法 (22)
本章小结 (23)
习题与思考题 (23)
第2章 CPU内部结构与时钟系统 (24)
2.1 CPU概述 (24)
2.1.1 兼容性 (24)
2.1.2 CPU组成及特性 (26)
2.1.3 CPU信号 (27)
2.2 CPU的结构及总线 (27)
2.2.1 CPU结构 (27)
2.2.2 地址和数据总线 (28)
2.3 CPU寄存器 (29)
2.3.1 累加器(ACC、AH、AL) (30)
2.3.2 被乘数寄存器(XT) (31)
2.3.3 结果寄存器(P、PH、PL) (32)
2.3.4 数据页指针(DP) (32)
2.3.5 堆栈指针(SP) (33)
2.3.6 辅助寄存器(XAR0~XAR7、
AR0~AR7) (33)
2.3.7 程序指针(PC) (34)
2.3.8 返回程序寄存器(RPC) (34)
2.3.9 中断控制寄存器(IFR、IER、
DBGIER) (34)
2.3.10 状态寄存器0(ST0) (34)
2.3.11 状态寄存器1(ST1) (36)
2.4 时钟及系统控制 (38)
2.4.1 时钟寄存器组 (40)
2.4.2 晶体振荡器及锁相环 (42)
2.4.3 定时器及其应用 (45)
2.4.4 看门狗定时器及其应用 (51)
本章小结 (55)
习题与思考题 (55)
第3章 存储器与通用I/O口 (56)
3.1 存储器 (56)
3.1.1 片上程序/数据存储器 (56)
3.1.2 外设帧PF (59)
3.1.3 32位数据访问的地址分配 (60)
3.2 外部扩展接口 (60)
3.2.1 外部接口描述 (60)
3.2.2 外部接口的访问 (61)
3.2.3 外部接口配置寄存器组 (62)
3.2.4 信号说明 (66)
3.2.5 外部接口的配置 (67)
3.2.6 外部接口DMA访问 (69)
3.2.7 外部接口操作时序 (70)
3.3 通用输入/输出(GPIO)多路
复用器 (72)
3.3.1 GPIO多路复用器概述 (72)
3.3.2 GPIO多路复用器的寄存器 (75)
3.3.3 GPIO应用举例 (76)
本章小结 (80)
习题与思考题 (80)
第4章 中断管理和复位 (81)
4.1 中断向量和优先级 (81)
4.2 可屏蔽中断 (82)
4.2.1 中断标志寄存器(IFR) (83)
4.2.2 中断使能寄存器(IER)和调试
中断使能寄存器(DBGIER) (84)
4.2.3 可屏蔽中断的标准操作 (85)
4.3 不可屏蔽中断 (88)
4.3.1 INTR指令 (88)
4.3.2 TRAP指令 (89)
4.3.3 不可屏蔽硬件中断 (91)
4.4 非法指令陷阱 (91)
4.5 复位操作 (91)
4.6 低功耗模式 (92)
4.7 外设中断扩展模块(PIE) (94)
4.7.1 PIE控制器概述 (94)
4.7.2 向量表映射 (96)
4.7.3 中断源 (98)
4.7.4 PIE配置和控制寄存器组 (105)
4.7.5 外部中断控制寄存器组 (107)
4.7.6 中断应用 (110)
本章小结 (120)
习题与思考题 (121)
第5章 TMS320F2812片内外设模块 (122)
5.1 事件管理器(EV) (122)
5.1.1 通用定时器 (122)
5.1.2 脉宽调制(PWM)电路 (130)
5.1.3 捕获单元与正交编码
脉冲电路 (133)
5.1.

举报
收藏 0
买家评价
正在加载评价详情...
联系方式
加关注0

新图书资料发布

VIP会员第1年
资料通过认证
保证金未缴纳