计算机结构与逻辑设计

价格 46.60对比
发货 广东东莞市
销量 暂无
评价 已有 0 条评价
人气 已有 3 人关注
数量
+-
库存100
 
联系方式
加关注0

新图书资料发布

VIP   VIP会员第1年
资料通过认证
保证金未缴纳

内容简介

《计算机结构与逻辑设计》是教育部面向21世纪“电工电子系列课程教学内容与课程体系的研究与实践”等教改项目的综合研究成果,是“面向21世纪课程教材”。
  《计算机结构与逻辑设计》将数字电路基本内容与计算机硬件结构有机地结合在一起。0—3章主要介绍数字和编码、逻辑函数、组合逻辑电路与时序逻辑电路的分析和设计,对那些只对小规模电路设计有效的概念和方法做了大幅度的削减,并适当引进与h应用和现代逻辑设计有关的新概念、新方法,如vhdl、逻辑仿真等,由于未涉及器件内部电路,故可在模拟电子线路前开设;第4—7章为“算术运算电路”、“存储器”、“终端、总线与接口(含a/d和d/a转换)、19制单元(含自顶向下的数字系统设计)”,介绍各部分的基本工作原理和用数字电路实现的方法,对计算机的介绍着眼于指令的执行,为微机原理等课程提供必要的基础知识,因不涉及具体机器和程序,较通俗易懂;第8章简述关于计算机的一些新思路,第9章则从较新的角度介绍开关电路、逻辑门和张弛振荡器,以适应不同教学体系的需要。
  《计算机结构与逻辑设计》注重工程概念和思维方法,《计算机结构与逻辑设计》插图500余幅,每章附有“总结”。书后有习题460余道,深浅各异,供不同要求的读者选择。附录包括逻辑电路单元图形符号(国标)、vhdl简明教程和英汉名词术语对照。
  《计算机结构与逻辑设计》可作为高等学校电气信息、电子信息专业的“计算机结构与逻辑设计”、“数字电子技术”等课程的教材,也可供本学科和其他学科工程技术人员参考。

目录

第0章 绪论
§0.1 计算机发展简史
§0.2 数字信号与数字电路
0.2.1 数字信号
0.2.2 数字电路的优点
§0.3 计算机的基本结构
§0.4 计算机的运行
§0.5 计算机与数字系统
第1章 计算机中的数制和码制
§1.1 计算机中的数制
1.1.1 十进制
1.1.2 r进制
1.1.3 二进制
1.1.4 二进制的优点
1.1.5 数制间的转换
1.1.6 八进制与十六进制
§1.2 计算机中数的表示方法与格式
1.2.1 码的概念(二进制码与循环码)
1.2.2 实数在计算机中的表示
1.2.3 定点数与浮点数
1.2.4 十进制数的表示方法
§1.3 非数值数据在计算机中的表示方法
【总结】
第2章 逻辑函数与门网络
§2.1 逻辑代数的基本知识
2.1.1 逻辑代数的基本运算
2.1.2 逻辑代数的基本定律
2.1.3 逻辑代数的基本规则
2.1.4 逻辑代数的常用公式
2.1.5 逻辑运算的完备集
2.2 逻辑函数及其捞述方法
2.2.1 逻辑表达式
2.2.2 逻辑图
2.2.3 真值表
2.2.4 卡诺图
2.2.5 标准表达式
2.2. 6 员大项和或-与表达式
2.2.7 非定义逻辑函数的描述
2.3 门电路的基本知识
2.3.1 正逻辑与负逻辑
2.3.2 非门的电路模型
2.3.3 其他门电路
2.3.4 门电路的主要技术要求
2.3.5 互补输出电路结构及其使用
2.3.6 集成门电路的外部封装
2.4 逻辑函数的简化
2.4.1 逻辑简化的意义和标准
2.4.2 公式法简化
2.4.3 卡诺图法简化
2.4.4 计算机辅助逻辑简化
z.5 组合逻辑电路
2.5.1 组合逻辑电路的定义与特点
2.5.2 组合逻辑电路的分析
2.5.3 用混合逻辑电路图的方法描述组合逻辑电路
2.5.4 组合逻辑电路的语言描述方法
2.5.5 几种常用的组合逻辑模块
2.6 组合逻辑电路的设计
2.6.1 化设计
2.6.2 标准化设计
2.7 可编程逻辑器件
2.8 电子设计自动化与逻辑模拟
2.8.1 asic概述
2.8.2 pld的开发过程
2.8.3 逻辑仿真
2.9 门网络的竞争与险象
2.9.1 产生险象的原因
2.9.2 消除险象的方法
2.10 故障检测与可测试设计
2.10. 1 故障检测与故障模拟
2.10.2 可测试设计与边界扫描技术
【总结】
第3章 时序逻辑电路
3.1 触发器的原理和应用
3.1.1 基本触发器的原理和应用
3.1.2 二进制信息的存储与传送
3.2 锁存器与触发器
3.2.1 锁存器
3.2.2 无竞态触发器
3.2.3 其他功能的触发器
3.2.4 集成触发器
3.3 同步时序逻辑电路的分析与描述
3.3.1 时序逻辑电路的基本结构与方程描述
3.3.2 时序逻辑电路的真值表、卡诺图描述
3.3.3 同步时序逻辑电路的分析与状态图
3.3.4 时序逻辑电路的语言描述
3.4 常用时序逻辑电路模块
3.4.1 数据寄存器
3.4.2 移位寄存器
3.4.3 计数器
3.5 含中规模集成电路的时序逻辑电路分析
3.6 时序逻辑电路的设计
3.6.1 状态的等价与简化
3.6.2 状态编码的概念与原则
3.6.3 时序逻辑电路设计举例
3.6.4 对时序逻辑电路设计的讨论
3.7 用中规模集成逻辑电路设计时序逻辑电路
3.8 可编

举报收藏 0
网站首页  |  关于我们  |  联系方式  |  用户协议  |  隐私政策  |  版权声明  |  网站地图  |  排名推广  |  广告服务  |  积分换礼  |  网站留言  |  RSS订阅  |  违规举报  |  粤ICP备2021111040号